作為大功率模塊的驅動電源,開關電路.放大電路和逆變電路等主電路可能會干擾電磁環境。因此,在設計驅動模塊時,必須考慮電磁兼容性,以避免驅動單元對外界的干擾。
1.電磁兼容基本原理
電磁兼容性是指電器和電子設備能夠在共同的電磁環境中實現各自功能的共存狀態,能夠正常工作,達到兼容狀態。
電磁干擾可以通過時域和頻域來表示。干擾信號大多是時變的。為了便于討論和分析,應采用頻域分析方法。典型的信號表示方式是正弦.非正弦.周期性.非周期性和脈沖通過空間輻射和導線傳導。非周期性信號和脈沖信號被廣泛應用于工程中,干擾信號被使用f(t)這意味著非周期性信號傅立葉積分為。還可以改變脈沖信號傅立葉,得到頻譜圖。
電磁干擾通過電場和磁場傳播。因此,其基本單位也可以用電場和磁場單位來表示。分貝廣泛用于測量工程中的電磁干擾,即db。
2.電磁兼容具體實施
選擇驅動單元外殼時,應綜合考慮屏蔽效果好的材料。在驅動單元的設計中,中間點鉗位型pwm逆變器電路作為主工作電路,在功率器件開關時,電路會產生諧波電流,高頻成分會輻射到空間。pwm逆變工作電路如圖1所示。
為此,選擇元件.電路板設計和接口設計應充分考慮電磁兼容性,使驅動模塊在不影響其他設備的情況下正常工作。
2.1元器件的EMC考慮
為了實現電磁兼容,通常采用降低并聯通路阻抗的方法來降低噪聲電壓或增加電流通路阻抗來降低噪聲電流。所有元件和互連線都會產生諧振現象,因此在選擇元件時,要充分保證線路的低阻抗配電。
串聯諧振電路的輸入阻抗很低,但根據電路的不同q值,輸出電壓可能大大高于輸入電壓。由于大電流和高電壓的出現,串聯諧振很容易產生高電平輻射或傳輸到發射;并聯諧振會形成高電路阻抗和高電流。
2.2電路的板級EMC考慮
在設計電路原理圖時,應充分考慮一般元器件和功率器件的放置,主要注意以下五點:
(1)繼電器需要匹配高頻電容;
(2)各集成電路應配備去耦電容;
(3)控制芯片的無用端應通過相應的匹配電阻連接到電源或接地集成電路上的接地或接地端,不得懸掛;
(4)看門狗電路上不要使用可編程器件;
(5)降低負載電容,使輸出端附近的集電極開路驅動器便于上拉,電阻值盡可能大。
在pcb設計時,盡量不要使用單面板,同時,模擬電路和數字電路要分開布局;中間,盡量不要使用單面板,同時,模擬電路和數字電路要分開布局;.高速電路也要分開布局;接地線要明確,不能全部接地共用;pcb線路應串聯電阻,以降低控制信號線上下邊緣的跳轉率;處理器或加熱器件應通過導熱材料與其他芯片隔離,并在處理器周圍多點射頻接地。
在pwm在逆變工作電路上,為了限制輸入端的諧波電流,可以在直流環節前端并聯濾波電容器,如圖2所示;同時,可以在直流母線上串聯直流電抗器。此外,可以在電路的輸入端添加諧波濾波器,這很容易安裝.成本低.維護方便,但容易受到系統參數的影響。
2.3接地考慮
接地是電磁兼容的重要措施,可降低功率模塊噪聲.減少串擾,防止靜電積聚。驅動單元的接地原理是信號和電源的分離;最近位置高功率單點接地;同時,ac安全應與單元外殼連接。
2.4考慮接口濾波
為了方便通信,所有驅動單元都有rs232或rs485接口,因此,接口電路的設計需要進行濾波處理。通常采用差動電路驅動和接收方法來提高電路接口的抗擾性。與疊加在畸變信號上的噪聲脈沖相比,低于信號電平并添加在非畸變信號上的噪聲脈沖電壓不可能超過接收器輸入端的開關閾值,因此在接收器輸入端增加端接電阻可以減少反射,提高信號質量,提高電路接口的抗擾性。差動接收電路如圖3所示。
3.結束語
電磁兼容性問題是工程師在設計驅動單元中經常遇到和必須解決的問題。本文列出的幾種處理方法已在實際應用中得到驗證,效果良好。